平台介绍

  • 2019/06/30
联系采购 技术咨询 资料下载

 板卡规格

 FPGA采用ZU28DR G1517 封装速度级别-1

 自定板型

 支持板卡集联,扩展多路ADC DAC设备

 支持外部时钟输入,时钟同步,支持持多个板时钟同步结构

 x8 ADC(12-bit)port

 x8 DAC(14-bit)port

 x1 Vita57.4 FPGA Mezzanine Connector (FMC+) with 68 single-ended I/Os and 8 GTY (32.75Gbps) Serial Transceivers

 PS 4xDDR4(4GB,64bit,2400MT/s) , PL 4xDDR4(4GB,64bit,2666MT/s)

 支持硬盘SATA3(6G speed)

 DP显示端口

 4xUSB3.0 (USB HUB方案扩展)

 Micro SD card (support UHS)

 10/100/1000 Ethernt

 USB JTAG/UART支持板卡JTAG加载模式共用UART输出

 2组100G光纤端口支持100G传输协议,QSFP28端口规格 (QSFP28x2)

 面板定义

 FPGA外挂芯片设备

 PS/PS DDR4

 4片拼接64bit宽度

 布线速度要求1066M

 总容量2GB

 4组独立DDR3控制器

 QSPI Flash

 4bit宽度

 总容量512Mbit

 FPGA外部接口

 JTAG

 USB-UART + USB JTAG single chip solution

 参考pynq2 线路

 JTAG

 USB 2.0/3.0

 资源: GTRx1

 使用HUB方案 http://ww1.microchip.com/downloads/en/DeviceDoc/USB5744-Data-Sheet-DS00001855G.pdf

 参考AVNET ULTRA96线路

 LED显示灯

 状态指示灯:6个LED用于指示一些状态用

 测试点

 电源测试点

 PL端 IO测试点

 

ac米兰队歌丰田杯版
pk10杀码 开奖结果香港马会开奖结果 安徽省福利彩票开奖 湖北30选5走势图 极速时时接口 六肖中特王中王1 安徽快三下载安卓版 极速时时太假了 幸运农场怎么看准确 新疆时时结果时时号码 香港开奖结果 福利彩票欢乐生肖玩法 福建快三计划 山东时时玩法介绍 陕西20选5开奖结果查询结果 广东时时稳赢的方法